AD9434BCPZ-500 Convertidores analógicos para digitais - ADC 12-Bit 370 MSPS/500 MSPS 1.8 V Convertidor analógico para digital
![]()
AD9434BCPZ-500 Convertidores analógicos para digitais - ADC 12-Bit 370 MSPS/500 MSPS 1,8 V
Conversor analógico-digital
| Analog Devices Inc. | |
| Categoria do produto: | Conversores analógicos para digitais - ADC |
| RoHS: | Detalhes |
| AD9434 | |
| SMD/SMT | |
| LFCSP-56 | |
| 12 bits | |
| 1 Canal | |
| Paralelo, SPI | |
| 500 MS/s | |
| Diferencial | |
| Gasoduto | |
| 1.8 V | |
| 1.8 V | |
| 650,9 dB | |
| - 40 C. | |
| + 85 C | |
| Caixa | |
| Marca: | Dispositivos analógicos |
| DNL - Diferencial não linear: | - 0,95 LSB/1 LSB |
| Erro de ganho: | - 5 % FSR/7 % FSR |
| Altura: | 00,83 mm |
| INL - Não-linearidade integral: | +/- 1,3 LSB |
| Voltagem de entrada: | 1.5 Vp-p |
| Duração: | 8 mm |
| Sensível à humidade: | - Sim, sim. |
| Número de entradas do ADC: | 1 Input |
| Número de conversores: | 1 Conversor |
| Voltagem de alimentação de funcionamento: | 1.8 V |
| Tipo de saída: | LVDS |
| Pd - Dissipação de energia: | 660 mW |
| Consumo de energia: | 690 mW |
| Tipo de produto: | ADCs - Convertidores analógicos para digitais |
| Tipo de referência: | Externa, interna |
| Amostra e retenção: | - Sim, sim. |
| 260 | |
| Subcategoria: | ICs de conversão de dados |
| Voltagem de alimentação - Max: | 1.8 V |
| Voltagem de alimentação - Min: | 1.8 V |
| Tipo: | S/H ADC |
| Largura: | 8 mm |
| Peso unitário: | 0.016014 onças |
Descrição
O AD9434 é um conversor analógico-digital (ADC) de amostragem monolítico de 12 bits otimizado para alto desempenho,
A parte funciona a uma taxa de conversão de até 500 MSPS e está otimizada para
desempenho dinâmico excepcional em sistemas de banda larga e de banda larga.
O sistema de transmissão de sinal, que inclui a referência de amostragem e retenção e de tensão, está incluído no chip para fornecer um sinal completo.
O pin VREF pode ser utilizado para monitorizar a referência interna ou para fornecer uma referência externa.
O ADC requer uma tensão de referência (modo de referência externo deve ser habilitado através da porta SPI).
1.8 V de alimentação de tensão analógica e um relógio diferencial para funcionamento a pleno rendimento.
LVDS ((ANSI-644) compatível e suportar dois complemento, formato binário offset, ou código Gray.
A saída está disponível para a sincronização de dados de saída própria.
Esta parte é disponível num LFCSP de 56 chumbo, especificado na gama de temperaturas industriais (−40°C a +85°C).
É protegido por uma patente dos EUA.
Características
- SNR = 65 dBFS a fIN até 250 MHz a 500 MSPS
- ENOB de 10,5 bits a fIN até 250 MHz a 500 MSPS (−1,0dBFS)
- SFDR = 78 dBc a fIN até 250 MHz a 500 MSPS (-1,0 dBFS)
- Buffer de entrada integrado
- Excelente linearidade
- DNL = ±0,5 LSB típico
- INL = ±0,6 LSB típico
- LVDS a 500 MSPS (níveis ANSI-644)
- 1 GHz largura de banda analógica de potência total
- Referência no chip, sem necessidade de descoplagem externa
- Baixa dissipação de energia
- 690 mW a 500 MSPS LVDS no modo SDR
- 660 mW a 500 MSPS LVDS no modo DDR
- Intervalo de tensão de entrada programável (nominal)
- 1.18 V p-p a 1,6 V p-p, 1,5 V p-p nominal
- 1.8 V de alimentação analógica e digital
- Formatos de dados de saída selecionáveis (binário offset, complemento dos dois, código Gray)
- Estabilizador do ciclo de serviço do relógio
- Saída de relógio de dados integrada com relógio e alinhamento de dados programáveis
Aplicações
- Comunicações de banda larga sem fios e com fios
- Percurso inverso do cabo
- Equipamento de ensaio de comunicações
- Subsistemas de radar e satélite
- Linearização do amplificador de potência
![]()
![]()
![]()

