Casa > produtos > CIs de Circuitos Integrados > MAX3782UTK+TD ADI DUAL 1.25Gbps Circuitos integrados de transceptor

MAX3782UTK+TD ADI DUAL 1.25Gbps Circuitos integrados de transceptor

Categoria:
CIs de Circuitos Integrados
Preço:
Email us for details
Método do pagamento:
Paypal, TT, Western Union
Especificações
Código de data:
Código mais recente
Transporte por:
DHL/UPS/FEDEX
Condição:
Novo*Original
Garantia:
365 dias
Sem chumbo:
Compatível com a norma Rohs
Prazos de execução:
Envio imediato
Pacote:
QFN-68
Estilo de montagem:
SMD/SMT
Destacar:

MAX3782UTK+TD

,

MAX3782UTK+TD Transceptor IC

,

Circuitos integrados de transceptores

Introdução

 

 

MAX3782UTK+TD ADI DUAL 1.25Gbps Circuitos integrados de transceptor

MAX3782UTK+TD ADI DUAL 1.25Gbps Circuitos integrados de transceptor

Analog Devices Inc.
Categoria do produto: ADI
Marca: Dispositivos analógicos / Maxim integrados
Série: MAX3782
 

Descrição

O MAX3782 é um transceptor duplo de retiming de dados e recuperação de relógio de 1,25Gbps.

Dados LVDS e relógio para uma interface serial de 1,25 Gbps compatível com 1000Base-SX/LX (IEEE 802.3z-2000)

A série de modelos de módulos de ligação de módulos de ligação de módulos de ligação de módulos de ligação de módulos de ligação de módulos de ligação de módulos de ligação de módulos de ligação de módulos de ligação de módulos de ligação de módulos de ligação.

Transmissor e receptor diferencial são compatíveis com o PECL utilizando uma interface CML ACcoupled com chip

O caminho de transmissão converte o LVDS

A secção do transmissor contém um sistema de transmissão de dados, que permite a transmissão de sinais para a CML e re-temporiza os dados em série para um relógio de referência de baixa vibração.

LVDS buffers, FIFO, multiplicador de relógio e buffers de saída CML.

um canal de dados em série e um relógio de taxa de dados dupla (DDR) de 625 MHz compatíveis com o IEEE Std

1596-1996 especificações de CC. Os dados LVDS em série são cronometrados no FIFO em ambas as bordas do 625MHz

Os dados são extraídos do FIFO utilizando um relógio interno de 1,25 GHz derivado de

O caminho de recebimento é convertido em um circuito de transmissão de dados, com uma frequência de transmissão de dados de 125 MHz.

A CML sinaliza para o LVDS e bloqueia o fluxo de dados para recuperar o relógio síncrono de fontes (RCLK).

A seção de recepção contém um buffer de entrada CML, circuito de recuperação de relógio e buffers de saída LVDS.

O ciclo bloqueado por fase de recuperação do relógio (PLL) bloqueia o fluxo de dados em série de entrada

O fluxo de dados em série gera um relógio DDR LVDS de 625 MHz.

de dados RDAT.

 
Características
* 1000Base-SX/LX, GBIC, ou SFP Serial DataConversion para/de 1,25Gbps LVDS Serial Dataand DDR Clock
* Interface CML excede todas as especificações ACS PECL para 1000Base-SX/LX, GBIC ou SFPSerial Data
* Tx Data Retiming com <0,1UI Total Output Jitteras por IEEE802.3z
* Rx Recuperação de dados e relógio com 0,75UI JitterTolerance conforme IEEE802.3z
* Terminação para a frente e para trás no chip usando CML I/O e terminação integrada/BiasResistors
* Indicador de estado de bloqueio do PLL * Loopback do sistema
* JTAG I/O Scan para testes de nível de conselho
 
 
Fabricante: Maxim Integrated
Categoria de produto: Interfaces - Condutores, Receptores e Transceptores
Descrição: O MAX3782UTK+TD é um chip multiplexador analógico de alta tensão.
Disponibilidade: O MAX3782UTK+TD está disponível para envio imediato e também disponível para longo prazo
Fornecimento.
Se estiver interessado em comprar o MAX3782UTK+TD ou qualquer outro produto listado
no site, você pode preencher e enviar um formulário de pedido de cotação para obter informações sobre preços e prazos de entrega



 

MAX3782UTK+TD ADI DUAL 1.25Gbps Circuitos integrados de transceptor

MAX3782UTK+TD ADI DUAL 1.25Gbps Circuitos integrados de transceptor

 

MAX3782UTK+TD ADI DUAL 1.25Gbps Circuitos integrados de transceptor

 

Envie o RFQ
Atividades:
MOQ:
1pcs