CY7C1352S-133AXC SRAM 4Mb 133Mhz 256K x 18 circuitos integrados SRAM integrados

CY7C1352S-133AXC SRAM 4Mb 133Mhz 256K x 18 SRAM por conduta
CIPRE | |
Categoria do produto: | SRAM |
RoHS: | Detalhes |
4.5 Mbit | |
256 k x 18 | |
4 ns | |
133 MHz | |
Paralelo | |
0 C | |
+ 70 C | |
SMD/SMT | |
Caixa | |
Marca: | CIPRE |
Tipo de memória: | Volátil |
Sensível à humidade: | - Sim, sim. |
Tipo de produto: | SRAM |
Série: | CY7C1352S |
Subcategoria: | Memória e armazenamento de dados |
Tipo: | Sincronizado |
Descrição funcional
O CY7C1352 é um 3.3V 256K por 18 sincronizado-pipelined Burst SRAM projetado especificamente para suportar
operações de leitura/escritura reais back-to-back ilimitadas sem a inserção de estados de espera.
equipado com a lógica avançada No Bus LatencyTM (NoBLTM) necessária para permitir leitura/escrita consecutiva
Esta funcionalidade melhora drasticamente o desempenho
de SRAM, especialmente em sistemas que exigem frequentes transições de leitura/escrita.
Compatível com as SRAM ZBTTM MCM63Z819 e MT55L256L18P.
Características
• Compatível com pinos e funcionalmente equivalente aos dispositivos ZBTTM MCM63Z818 e MT55L256L18P
• Suporta operações de autocarro de 143 MHz com estados de espera zero
Os dados são transferidos a cada relógio
• Controle de buffer de saída auto-temporizado internamente para eliminar a necessidade de usar OE
• Registo completo (input e output) para a operação por canalização
• Capacidade de escrita em bytes
• Arquitetura de E/S comum de 256K x 18
• Fornecimento de energia único de 3,3 V
• Tempos rápidos de clock-to-output
¥ 4,0 ns (para dispositivos de 143 MHz)
¢ 4,2 ns (para dispositivos de 133 MHz)
¥ 5,0 ns (para dispositivos de 100 MHz)
¢ 7,0 ns (para dispositivos de 80 MHz)
• Clock Enable (CEN) pin para suspender a operação
• Escrita sincronizada
• Ativar saída assíncrona
• Pacote TQFP de 100 pines padrão JEDEC
• Capacidade de explosão Ordem de explosão linear ou intercalada
• Pouca potência de espera
-
Descrição:
- O CY7C1352S-133AXC é um módulo de RAM estática de duas portas (SDRAM) síncrona de 512K x 36.
- A Comissão considera que a aplicação de um sistema de gestão de dados de alto desempenho não é suficiente para garantir a segurança dos dados, mas sim para garantir que os dados sejam facilmente acessíveis.
- O módulo opera a uma frequência de clock de 133 MHz e tem uma fonte de alimentação de 3,3 V.
-
Características:
- 512K x 36 organizações
- Interface síncrona
- Frequência de relógio de 133 MHz
- 3.3V de alimentação
- Arquitetura de duas portas para operações de leitura e gravação simultâneas
- Modo de espera de baixa potência
- Intervalo de temperatura industrial (-40°C a +85°C)
- Disponível num pacote TQFP de 100 pinos
-
Aplicações:
- Equipamento de rede
- Sistemas de telecomunicações
- Automatização industrial
- Sistemas de armazenamento e recuperação de dados